Lab 07.

RAM 기반 Data Processor 구현



201810800 이혜인

# **Block diagram**

- 4 bit data
- AC (accumulator) & MAR (memory address register) registers
- 8x4 Asynch RAM
- 3 bit alu\_sel
- 다음의 동작을 순차적으로 수행하도록 simulation 하고 검증하라.
  - ac ← input ('3')
  - M[2] ← ac
  - ac ← input ('2')
  - M[1] ← ac
  - ac ← input ('4')
  - ac ← ac + M[1]
  - ac ← ac + M[2]



# 실습 지침

- ALU는 주어진 code (simple\_alu.vhd)를 활용
- RAM은 지난 실습자료 code (asynch\_ram.vhd)활용
- mux와 AC, MAR는 간단함. 직접 구현.
- Top-level design entity는 structural description을 이용하여 구현.
- Simulation에 시간이 많이 소요. Test pattern 은 transcript를 copy-재활용하여 반복 입력.
- 각 동작(instruction)을 수행하는데 필요한 control input들 (input\_sel, ac\_load, mar\_load, alu\_sel, ram\_load 등)과 외부 data 입력 ("input"과 MAR\_in)을 명시하라.
- 필요하면 내부 signal들을 외부로 뽑아서 관 찰할 수 있게 하라.



# Structural description example

```
ARCHITECTURE sample OF data_processor1 IS
        component asynch_ram
                port (
                       data_in: IN STD_LOGIC_VECTOR (3 DOWNTO 0);
                       address: IN STD_LOGIC_VECTOR (2 DOWNTO 0);
                       wr: IN STD_LOGIC;
                       data_out: OUT STD_LOGIC_VECTOR (3 DOWNTO 0) );
        end component;
BEGIN
        RAM: asynch_ram
                port map (data_in => data_in, address => MAR, wr => ram_load, data_out =>
data_out );
```

# RTL view example



# 1. VHDL Code – Asynchronous RAM

```
LIBRARY ieee;
      USE ieee.std logic 1164.all;
      use ieee.numeric std.all;
    ENTITY asynch ram IS
    □ PORT ( data_in : IN STD_LOGIC_VECTOR (3 DOWNTO 0);
               address : IN STD LOGIC VECTOR (2 DOWNTO 0);
                        : IN STD LOGIC;
               data out : OUT STD_LOGIC_VECTOR (3 DOWNTO 0);
                      : OUT STD LOGIC VECTOR (3 DOWNTO 0);
                        : OUT STD LOGIC VECTOR (3 DOWNTO 0));
12
      END asynch ram;
13
    ☐ARCHITECTURE rtl OF asynch_ram IS
       TYPE MEM IS ARRAY(0 TO 7) OF STD LOGIC VECTOR(3 DOWNTO 0);
16
     SIGNAL ram block: MEM;
    BEGIN
    PROCESS (wr, data in, address)
19
       BEGIN
         IF (wr = '1') THEN ram_block(to_integer(unsigned(address))) <= data_in;</pre>
            data out <= (others => 'Z');
22
         else
            data out <= ram block(to integer(unsigned(address)));
24
        END IF;
       END PROCESS;
       ml out <= ram block(2);</pre>
       m2 out <= ram block(1);
     LEND rtl:
```

→ 다음은 강의자료에 주어진

Asynchronous RAM Code를 8X4 RAM

으로 바꿔서 나타낸 VHDL Code이다.

→ 8X4 RAM이므로 MEM(memory)의

ARRAY 개수는 0 TO 7로 8개, bit 수는

3 DOWNTO 0로 4 bit word를 가진다.

→ 4 bit word를 8개 쌓은 ARRAY

# 1. VHDL Code – Asynchronous RAM

```
LIBRARY ieee;
      USE ieee.std logic 1164.all;
      use ieee.numeric std.all;
     ENTITY asynch ram IS
     ─ PORT ( data in : IN STD LOGIC VECTOR (3 DOWNTO 0);
                address : IN STD_LOGIC_VECTOR (2 DOWNTO 0);
                         : IN STD LOGIC;
                data out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
                       : OUT STD LOGIC VECTOR (3 DOWNTO 0);
10
11
                        : OUT STD LOGIC VECTOR (3 DOWNTO 0));
12
      END asynch ram;
13
     ☐ARCHITECTURE rtl OF asynch_ram IS
       TYPE MEM IS ARRAY(0 TO 7) OF STD LOGIC VECTOR(3 DOWNTO 0);
16
     SIGNAL ram block: MEM;
    BEGIN
     PROCESS (wr, data in, address)
19
       BEGIN
         IF (wr = '1') THEN ram_block(to_integer(unsigned(address))) <= data in;</pre>
            data out <= (others => 'Z');
22
         else
23
             data out <= ram block(to integer(unsigned(address)));</pre>
24
        END IF;
25
       END PROCESS:
       ml out <= ram block(2);</pre>
       m2 out <= ram block(1);</pre>
      END rtl;
```

→ 추가적으로 M[1]과 M[2]에 있는 data 값이 제대로 들어갔는지 확인하기 위해 m1\_out과 m2\_out을 생성하였다.

→ m1\_out은 M[2]를 확인 할 수 있도록 ram\_block(2)를 넣고, m1\_out은 M[1] 을 확인할 수 있도록 ram\_block(1)을 넣었다.

#### 1. VHDL Code - ALU

```
LIBRARY ieee;
      USE ieee.std logic 1164.all;
      use ieee.std logic unsigned.all;
    ENTITY simple alu IS
    □ PORT ( op1, op2 : IN STD_LOGIC_VECTOR (3 DOWNTO 0);
                        : IN STD LOGIC_VECTOR (2 DOWNTO 0);
               alu out : OUT STD LOGIC VECTOR (3 DOWNTO 0) );
      END simple alu;
    ARCHITECTURE sample OF simple_alu IS
    BEGIN

☐ PROCESS (sel, opl, op2)

14
       BEGIN
         case sel is
16
            when "000" => alu out <= opl;
17
            when "001" => alu_out <= op2;
18
            when "010" => alu out <= opl + op2;
19
            when "011" => alu out <= op1 - op2;
            when "100" => alu out <= opl and op2;
            when "101" => alu out <= opl or op2;
            when "110" => alu out <= opl xor op2;
23
            when others => alu out <= not opl;
24
        end case;
       END PROCESS:
      END sample;
```

→ 다음은 강의자료에 주어진 Simple ALU Code이다.

→ 해당 Code는 다음과 같은 'sel'값을 통해 어떤 operation(연산)을 사용하여 계산할 것인지 정하는 Code이다.

37

```
LIBRARY ieee;
                                                                            PORT ( opl, op2 : IN STD LOGIC VECTOR (3 DOWNTO 0);
      USE ieee.std logic 1164.all;
                                                                                          : IN STD LOGIC VECTOR (2 DOWNTO 0);
      use ieee.std logic unsigned.all;
                                                                                   alu out : OUT STD LOGIC VECTOR (3 DOWNTO 0) );
      use ieee.numeric std.all;
                                                                 43
                                                                         end component;
                                                                 44
    ☐ENTITY lab_07 IS
    □ PORT ( input sel
                          : IN STD LOGIC ;
                                                                         RAM : asynch ram
                                                                           port map (data in => alu out signal, address => MAR, wr => ram load, data out => ram out, ml out=>ml out, m2 out=>m2 out);
               ac load
                          : IN STD LOGIC ;
 9
                          : IN STD LOGIC ;
              mar load
                                                                           port map (opl => AC, op2 => ram_out, sel => alu_sel, alu_out => alu_out_signal) ;
10
               alu sel
                          : IN STD LOGIC VECTOR (2 DOWNTO 0);
                                                                       PROCESS (mar load, ac load, input sel, clk)
11
               ram load
                          : IN STD LOGIC ;
                                                                       BEGIN
12
                          : IN STD LOGIC VECTOR (3 DOWNTO 0);
              input
                                                                 52
13
              MAR in
                          : IN STD LOGIC VECTOR (2 DOWNTO 0);
                                                                 53
                                                                                                              → 다음은 위의 코드를 component 하고 각각
                                                                         IF clk'EVENT AND clk = '1' THEN
14
                          : IN STD LOGIC ;
                                                                           IF ac load = '1' THEN
15
              data check : OUT STD LOGIC VECTOR (3 DOWNTO 0);
                                                                              AC <= mux;
16
                          : OUT STD LOGIC VECTOR (3 DOWNTO 0);
                                                                           END IF:
17
                          : OUT STD LOGIC VECTOR (3 DOWNTO 0);
              ml out
                                                                         END IF:
18
               m2 out
                          : OUT STD LOGIC VECTOR (3 DOWNTO 0);
                                                                                                                  AC, MAR, MUX의 기능을 구현한 VHDL
19
                          : OUT STD LOGIC VECTOR (3 DOWNTO 0);
               mux out
20
              mar out
                           : OUT STD LOGIC VECTOR (2 DOWNTO 0));
                                                                         IF clk'EVENT AND clk = '1' THEN
                                                                           IF mar load = '1' THEN
21
      END lab 07;
                                                                              MAR <= Mar in;
22
                                                                           END IF;
                                                                                                                  Code이다.
    ARCHITECTURE data processor OF lab 07 IS
                                                                         END IF:
         SIGNAL MAR : STD LOGIC VECTOR (2 DOWNTO 0);
24
                                                                           --MUX
25
         SIGNAL ram out : STD LOGIC VECTOR(3 DOWNTO 0);
                                                                           IF input sel = 'l' THEN
         SIGNAL AC : STD LOGIC VECTOR (3 DOWNTO 0);
26
                                                                 69
                                                                              mux <= input;
         SIGNAL alu out signal : STD LOGIC VECTOR(3 DOWNTO 0);
27
                                                                                                              → 이는 Structural description example을
                                                                 70
                                                                          ELSE
28
         SIGNAL mux : STD LOGIC VECTOR(3 DOWNTO 0);
                                                                 71
                                                                              mux <= alu out signal;
29
                                                                           END IF:
30
         component asynch ram
                                                                        END PROCESS:
31
                     data in : IN STD LOGIC VECTOR (3 DOWNTO 0);
                                                                                                                  참고하여 구현하였다.
                                                                         output <= AC;
32
                     address : IN STD LOGIC VECTOR (2 DOWNTO 0);
                                                                         data check <= alu out signal;
33
                             : IN STD LOGIC;
                                                                         mux out <= mux;
                     data out : OUT STD LOGIC VECTOR (3 DOWNTO 0); 76
34
                                                                         mar out <= MAR;
35
                    ml out : OUT STD LOGIC VECTOR (3 DOWNTO 0); 77
                                                                       END data processor;
                            : OUT STD LOGIC VECTOR (3 DOWNTO 0)) 78
36
```

```
LIBRARY ieee;
      USE ieee.std logic 1164.all;
      use ieee.std logic unsigned.all;
      use ieee.numeric std.all;
    ENTITY lab 07 IS
                          : IN STD LOGIC ;
    PORT ( input sel
               ac load
                           : IN STD LOGIC ;
               mar load
                           : IN STD LOGIC ;
10
               alu sel
                           : IN STD LOGIC VECTOR (2 DOWNTO 0);
11
               ram load
                           : IN STD LOGIC ;
12
               input
                           : IN STD LOGIC VECTOR (3 DOWNTO 0);
13
               MAR in
                           : IN STD LOGIC VECTOR (2 DOWNTO 0);
14
               clk
                           : IN STD LOGIC ;
15
               data check : OUT STD LOGIC VECTOR (3 DOWNTO 0);
16
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
17
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
               ml out
               m2 out
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
18
19
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
               mux out
20
               mar out
                           : OUT STD LOGIC VECTOR (2 DOWNTO 0));
21
      END lab 07;
22
    ARCHITECTURE data processor OF lab 07 IS
         SIGNAL MAR : STD LOGIC VECTOR (2 DOWNTO 0);
24
25
         SIGNAL ram out : STD LOGIC VECTOR(3 DOWNTO 0);
26
         SIGNAL AC : STD LOGIC VECTOR (3 DOWNTO 0);
27
         SIGNAL alu out signal : STD LOGIC VECTOR(3 DOWNTO 0);
         SIGNAL mux : STD LOGIC VECTOR(3 DOWNTO 0);
29
30
         component asynch ram
31
                     data in : IN STD LOGIC VECTOR (3 DOWNTO 0);
32
                     address : IN STD LOGIC VECTOR (2 DOWNTO 0);
33
                              : IN STD LOGIC;
                     data out : OUT STD_LOGIC_VECTOR (3 DOWNTO 0);
34
35
                     ml out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
36
                            : OUT STD LOGIC VECTOR (3 DOWNTO 0));
37
         end component;
```

→ 해당 Input과 Output을 나열해 놓은 코드이다.

→ 해당 Input으로는 input\_sel, ac\_load, mar\_load, alu\_sel, ram\_load, input, MAR\_in, clk를 가지고 있고, 각각 Clock과 직접 input값을 넣어주는 Input, 그리고 input 값을 반영하는 여부를 결정해주는 Input이다.

```
LIBRARY ieee;
      USE ieee.std logic 1164.all;
      use ieee.std logic unsigned.all;
      use ieee.numeric std.all;
5
    ENTITY lab 07 IS
    PORT (
               input sel
                          : IN STD LOGIC ;
               ac load
                           : IN STD LOGIC ;
               mar load
                          : IN STD LOGIC ;
10
               alu sel
                           : IN STD LOGIC VECTOR (2 DOWNTO 0);
11
               ram load
                           : IN STD LOGIC ;
12
                           : IN STD LOGIC VECTOR (3 DOWNTO 0);
               input
13
               MAR in
                           : IN STD LOGIC VECTOR (2 DOWNTO 0);
14
               clk
                           : IN STD LOGIC ;
15
               data check : OUT STD LOGIC VECTOR (3 DOWNTO 0);
16
               output
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
17
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
               ml out
18
               m2 out
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
19
               mux out
                           : OUT STD LOGIC VECTOR (3 DOWNTO 0);
20
                           : OUT STD LOGIC VECTOR (2 DOWNTO 0));
               mar out
21
      END lab 07;
22
    ARCHITECTURE data processor OF lab 07 IS
         SIGNAL MAR : STD LOGIC VECTOR (2 DOWNTO 0);
24
25
         SIGNAL ram out : STD LOGIC VECTOR(3 DOWNTO 0);
         SIGNAL AC : STD LOGIC VECTOR (3 DOWNTO 0);
26
27
         SIGNAL alu out signal : STD LOGIC VECTOR(3 DOWNTO 0);
28
         SIGNAL mux : STD LOGIC VECTOR(3 DOWNTO 0);
29
30
         component asynch ram
31
                     data in : IN STD LOGIC VECTOR (3 DOWNTO 0);
32
                     address : IN STD LOGIC VECTOR (2 DOWNTO 0);
33
                              : IN STD LOGIC;
                     data out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
34
35
                     ml out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
36
                            : OUT STD LOGIC VECTOR (3 DOWNTO 0));
37
         end component;
```

→ 해당 Output으로는 data\_check, output,
m1\_out, m2\_out, mux\_out, mar\_out이 존재하
는데 이는 내부 Signal의 값이 적절한 값을 가
지는지 판단하기 위해 작성한 Output이다.

36

37

end component;

#### 1. VHDL Code – Data Processor

: OUT STD LOGIC VECTOR (3 DOWNTO 0));

```
LIBRARY ieee;
     USE ieee.std logic 1164.all;
     use ieee.std logic unsigned.all;
     use ieee.numeric std.all;
                                                         → Architecture 내부에 존재하는 Signal들은 내부와 외부의 Signal들을
   ENTITY lab 07 IS
            input sel
                      : IN STD LOGIC ;
            ac load
                       : IN STD LOGIC ;
 9
            mar load
                       : IN STD LOGIC ;
10
            alu sel
                       : IN STD LOGIC VECTOR (2 DOWNTO 0);
                                                            용도에 맞게 연결해주기 위한 내부 Signal이다.
11
            ram load
                       : IN STD LOGIC ;
12
            input
                       : IN STD LOGIC VECTOR (3 DOWNTO 0);
13
            MAR in
                       : IN STD LOGIC VECTOR (2 DOWNTO 0);
14
            clk
                       : IN STD LOGIC ;
15
            data check : OUT STD LOGIC VECTOR (3 DOWNTO 0);
16
            output
                       : OUT STD LOGIC VECTOR (3 DOWNTO 0);
17
                       : OUT STD LOGIC VECTOR (3 DOWNTO 0);
            ml_out
18
            m2 out
                       : OUT STD LOGIC VECTOR (3 DOWNTO 0);
                       : OUT STD LOGIC VECTOR (3 DOWNTO 0);
19
            mux out
                                                         → MAR: MAR의 output을 RAM의 address와 연결해주는 Signal
20
                       : OUT STD LOGIC VECTOR (2 DOWNTO 0));
            mar out
21
     END lab 07;
22
   ARCHITECTURE data processor OF lab 07 IS
                                                         → ram_out : RAM의 해당 address에 있는 data output을 ALU와 연결해
24
       SIGNAL MAR : STD LOGIC VECTOR (2 DOWNTO 0);
25
       SIGNAL ram out : STD LOGIC VECTOR(3 DOWNTO 0);
       SIGNAL AC : STD LOGIC VECTOR (3 DOWNTO 0);
26
27
       SIGNAL alu out signal : STD LOGIC VECTOR(3 DOWNTO 0);
        SIGNAL mux : STD LOGIC VECTOR (3 DOWNTO 0);
28
                                                            주는 Signal
29
30
       component asynch ram
31
                  data in : IN STD LOGIC VECTOR (3 DOWNTO 0);
32
                  address : IN STD LOGIC VECTOR (2 DOWNTO 0);
                                                         → AC : AC의 output을 ALU의 op1과 연결해주는 Signal
33
                         : IN STD LOGIC;
34
                  data out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
35
                  ml out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
```

37

nd component;

```
LIBRARY ieee;
     USE ieee.std logic 1164.all;
     use ieee.std logic unsigned.all;
     use ieee.numeric std.all;
                                                             → alu_out_signal : ALU의 output을 각각 RAM과 MUX와 연결해주는
    ENTITY lab 07 IS
    PORT (
             input sel
                       : IN STD LOGIC ;
             ac load
                        : IN STD LOGIC ;
             mar load
                        : IN STD LOGIC ;
10
             alu sel
                        : IN STD LOGIC VECTOR (2 DOWNTO 0);
                                                                 Signal
11
             ram load
                        : IN STD LOGIC ;
12
             input
                        : IN STD LOGIC VECTOR (3 DOWNTO 0);
13
             MAR in
                        : IN STD LOGIC VECTOR (2 DOWNTO 0);
14
             clk
                        : IN STD LOGIC ;
                                                             → mux: mux의 output 값을 AC의 Input과 연결해주는 Signal
15
             data check : OUT STD LOGIC VECTOR (3 DOWNTO 0);
16
                        : OUT STD LOGIC VECTOR (3 DOWNTO 0);
             output
17
                        : OUT STD LOGIC VECTOR (3 DOWNTO 0);
             ml out
18
             m2 out
                        : OUT STD LOGIC VECTOR (3 DOWNTO 0);
19
                        : OUT STD LOGIC VECTOR (3 DOWNTO 0);
             mux out
20
                        : OUT STD LOGIC VECTOR (2 DOWNTO 0));
             mar out
21
     END lab 07;
22
    ARCHITECTURE data processor OF lab 07 IS
                                                             → asynch_ram을 component를 하였다.
24
        SIGNAL MAR : STD LOGIC VECTOR (2 DOWNTO 0);
25
        SIGNAL ram out : STD LOGIC VECTOR(3 DOWNTO 0);
26
        SIGNAL AC : STD LOGIC VECTOR (3 DOWNTO 0);
27
        SIGNAL alu out signal : STD LOGIC VECTOR(3 DOWNTO 0);
28
        SIGNAL mux : STD LOGIC VECTOR(3 DOWNTO 0);
                                                                 (asynch_ram에 있는 port를 가져와서 그대로
29
30
    component asynch ram
31
                  data in : IN STD LOGIC VECTOR (3 DOWNTO 0);
32
                   address : IN STD LOGIC VECTOR (2 DOWNTO 0);
                                                                 작성하였다.)
33
                          : IN STD LOGIC;
34
                  data out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
35
                  ml out : OUT STD LOGIC VECTOR (3 DOWNTO 0);
                  m2 out : OUT STD LOGIC VECTOR (3 DOWNTO 0));
36
```

```
component simple alu
40
                 opl, op2 : IN STD LOGIC VECTOR (3 DOWNTO 0);
41
                       : IN STD LOGIC VECTOR (2 DOWNTO 0);
42
                 alu out : OUT STD LOGIC VECTOR (3 DOWNTO 0) );
43
       end component;
44
45
     BEGIN
46
       RAM : asynch ram
47
          port map (data_in => alu_out_signal, address => MAR, wr => ram_load, data_out => ram_out, ml_out=>ml_out, m2_out=>m2_out);
48
49
          port map (opl => AC, op2 => ram out, sel => alu sel, alu out => alu out signal) ;
50
    PROCESS (mar load, ac load, input sel, clk)
                                                                                                              រ를 component하였다.
     BEGIN
52
53
       --AC
54
      IF clk'EVENT AND clk = '1' THEN
55
          IF ac load = '1' THEN
                                                                                                              m에 있는 port를 가져와서 그대로
56
            AC <= mux;
57
          END IF;
58
       END IF:
59
60
61
       IF clk'EVENT AND clk = '1' THEN
         IF mar load = '1' THEN
63
            MAR <= Mar_in;
64
          END IF:
65
       END IF;
67
         --MUX
         IF input sel = '1' THEN
            mux <= input;
70
         ELSE
                                                                                          → 각각의 RAM과 ALU Signal들을 위에서 기재한
71
            mux <= alu out signal;</pre>
         END IF:
73
       END PROCESS:
       output <= AC;
75
                                                                                               내부 Signal들과 연결을 시켜주었다.
       data_check <= alu_out_signal;
76
       mux out <= mux;
77
       mar out <= MAR;
     LEND data processor;
```

```
component simple alu
                    op1, op2 : IN STD LOGIC VECTOR (3 DOWNTO 0);
41
                             : IN STD LOGIC VECTOR (2 DOWNTO 0);
42
                    alu out : OUT STD LOGIC VECTOR (3 DOWNTO 0) );
43
         end component;
44
45
      BEGIN
46
47
            port map (data in => alu out signal, address => MAR, wr => ram load, data out => ram out, ml out=>ml out, m2 out=>m2 out);
49
           port map (opl => AC, op2 => ram out, sel => alu sel, alu out => alu out signal) ;
    PROCESS (mar_load, ac_load, input_sel, clk)
50
51
       BEGIN
52
53
         --AC
        IF clk'EVENT AND clk = '1' THEN
            IF ac load = '1' THEN
              AC <= mux;
57
            END IF:
58
         END IF;
59
61
        IF clk'EVENT AND clk = '1' THEN
           IF mar load = 'l' THEN
              MAR <= Mar in;
64
           END IF:
65
         END IF:
67
           IF input sel = 'l' THEN
              mux <= input;
70
          ELSE
71
              mux <= alu out signal;</pre>
72
           END IF:
73
        END PROCESS:
74
        output <= AC;
75
        data_check <= alu_out_signal;
        mux out <= mux;
        mar out <= MAR;
      LEND data processor;
```

- (1) RAM
- → data\_in은 ALU의 Output값인 alu\_out\_signal과 연결하고, address는 MAR의 output값인 MAR 과 연결한다.
- → Ram의 write 여부를 결정하는 wr은 ram load 와 연결하고, data\_out은 ram\_out과 연결한다.
- → m1 out과 m2 out은 각각 동일한 이름의 외부 output에 연결한다.

```
component simple alu
40
           PORT ( opl, op2 : IN STD LOGIC VECTOR (3 DOWNTO 0);
41
                          : IN STD LOGIC VECTOR (2 DOWNTO 0);
42
                    alu out : OUT STD LOGIC VECTOR (3 DOWNTO 0) );
43
        end component;
44
45
46
        RAM : asynch ram
47
           port map (data in => alu out signal, address => MAR, wr => ram load, data out => ram_out, ml_out=>ml_out, m2 out=>m2_out);
        ALU : simple alu
49
           port map (opl => AC, op2 => ram out, sel => alu sel, alu out => alu out signal)
50
       PROCESS (mar load, ac load, input sel, clk)
52
53
        --AC
54
       IF clk'EVENT AND clk = '1' THEN
           IF ac load = '1' THEN
56
              AC <= mux;
57
58
        END IF:
59
60
        IF clk'EVENT AND clk = '1' THEN
           IF mar load = '1' THEN
63
              MAR <= Mar_in;
64
           END IF:
65
        END IF;
67
          --MUX
          IF input sel = 'l' THEN
              mux <= input;
70
          ELSE
71
              mux <= alu out signal;</pre>
72
          END IF:
73
        END PROCESS:
74
        output <= AC;
75
        data_check <= alu_out_signal;
76
        mux out <= mux;
77
        mar out <= MAR;
      LEND data_processor;
```

- (2) ALU
- → Op1은 AC의 output인 AC와 연결하고, op2는 RAM의 output인 ram\_out과 연결한다.
- → sel은 alu\_sel과 연결하고, alu\_out은 ALU의 output인 alu\_out\_signal과 연결한다.

```
40
            PORT ( op1, op2 : IN STD LOGIC VECTOR (3 DOWNTO 0);
41
                           : IN STD LOGIC VECTOR (2 DOWNTO 0);
42
                    alu out : OUT STD LOGIC VECTOR (3 DOWNTO 0) );
43
        end component;
44
45
46
47
           port map (data_in => alu_out_signal, address => MAR, wr => ram_load, data_out => ram_out, ml_out=>ml_out, m2_out=>m2_out);
49
            port map (opl => AC, op2 => ram out, sel => alu sel, alu out => alu out signal) ;
50
    PROCESS (mar load, ac load, input sel, clk)
51
       BEGIN
52
53
54
        IF clk'EVENT AND clk = '1' THEN
55
           IF ac load = '1' THEN
56
              AC <= mux;
57
58
         END IF;
59
60
61
        IF clk'EVENT AND clk = '1' THEN
           IF mar load = '1' THEN
63
              MAR <= Mar in;
64
           END IF:
65
         END IF;
67
           --MUX
           IF input sel = 'l' THEN
              mux <= input;
70
           ELSE
71
              mux <= alu out signal;</pre>
72
73
        END PROCESS:
74
        output <= AC;
75
        data_check <= alu_out_signal;
76
        mux out <= mux;
        mar out <= MAR;
       -END data processor;
```

- → AC는 Clock의 rising edge에서 ac\_load가 1일 때, AC에 mux값을 반영해준다.
- → MAR은 Clock의 rising edge에서 mar\_load가 1일 때, MAR에 MAR\_in값을 반영해준다.
- → MUX는 inut\_sel이 1일 때, mux에 input값을 넣고, 그 외에는 mux에 alu\_sout\_signal값을 넣어준다.
- → 그리고 output을 다음과 같이 뽑아 내부 Signal을 외부에서 볼 수 있게 해준다.

→ 다음은 위의 코드를 RTL Viewer로 나타낸 것이다.

→ 이를 통해 내부 Signal을 확인하 기 위해서 외부로 빼서 출력한 것 을 볼 수 있다.



→ AC와 MAR은 각각 clk의 영향을 받고, RAM과 ALU는 component를 가지고 와서 instantication을 해준다.

→ 각각의 mux는 하나인데 이를 외부 로 출력하려다 보니 1bit씩 표현되게 되었다.





→ Mux와 MAR을 외부로 출력하지 않으면 다음과 같은 RTL Viewer가 나오게 된다.



→ Input\_sel이 1이면 mux에 input이 들어가고, 해당 input은 AC를 통해 ALU로 들어가게 된다. AC에서 ac\_load가 1인 경우에 저장이 되고, ALU를 통해 밖으로 나온 input은 RAM에 들어가게 된다. MAR은 clock과 동기화 되었고, mar\_load가 1일 때 MAR\_in을 받고, 이를 RAM의 address로 보내게 된다. 따라서 RAM에서 해당 address에 Input값이 저장되는 구조를 볼 수 있다.

## 3. Simulation

- 다음의 동작을 순차적으로 수행하도록 simulation 하고 검증하라.
  - ac ← input ('3')
  - M[2] ← ac
  - ac ← input ('2')
  - M[1] ← ac
  - ac ← input ('4')
  - ac ← ac + M[1]
  - ac  $\leftarrow$  ac + M[2]
- → 주어진 순서를 토대로 Simulation을 진행하였다.

#### 3. Simulation



- → 다음은 Simulation 결과를 나타낸 것이다.
- → 결과적으로 1001(9)가 나온 것을 확인할 수 있다.

3. Simulation



- ac ← input ('3')
- M[2] ← ac
- ac ← input ('2')
- M[1] ← ac
- → 이 부분

Simulation 설명

→ 해당 Simulation은 input이 Clock의 rising edge에서 0011(3)일 때, address 010(2)에 저장하였고, input이 0010(2)일 때, address 001(1)에 저장하였다. (mar\_load가 1이고, 다음에 ram\_load가 1이므로 MAR\_in을 Clock의 rising edge에서 받아 해당 address에 Input을 write한 것이다.)





- ac ← input ('3')
- M[2] ← ac
- ac ← input ('2')
- M[1] ← ac

→ 이 부분

Simulation 설명

→ 해당 부분의 결과를 보면 output에는 ALU에 들어가기 전에 값이 반영되어 있고, data\_check는 ALU에서 나간 값이 반영되어 나타났다. 또한, mux\_out을 통해 해당 mux값을 알 수 있고, mar\_out에 mar\_in값이 반영되어 나타난 것을 알 수 있다. 그리고 m1\_out과 m2\_out을 통해 해당 address 위치에 각각 input값이 잘 저장된 것을 확인 할 수 있다.





→ input이 0100(4)일 때, address 001(1)에 있는 값과 더하였고, 다음 Clock에서 address 010(2)에 있는 값과 앞에서 더한 값의 결과를 더하였다. 따라서 더한 결과 1001(9)가 나오게 되었다. (ac\_load 를 다음 Clock까지 진행시켜 ac+M[1]값을 저장한 다음 address를 이동해서 해당 address에 있는 값인 M[2]와 ac+M[1]한 값을 더해주었다.)





→ 해당 부분의 결과를 보면 output에는 ALU에 들어가기 전에 값이 반영되어서 결과인 1011은 나타나지 않았고, data\_check는 ALU에서 나간 값이 반영되었다. 이를 통해 최종 값이 1001(9)이라는 것을 알 수 있다. 또한, mux\_out을 통해 해당 mux값을 알 수 있고, mar\_out에 mar\_load에 따라mar\_in값이 반영되어 나타난 것을 알 수 있다.

#### 4. Discussion

→ 이번 과제는 특히 많은 시간이 소요되었다. 코드를 짤 때도 각각의 Signal들이 어떻게 연 결되는지 하나하나 따로 살펴보아야 했고, 이를 연결해 줄 내부 Signal도 만들어야 했다. 처음에 연결을 할 때 내부 Signal을 최소화하고자 하는 마음에 연결을 하지 않은 부분이 생겨서 난감한 경우도 발생하였다. 결국에는 사용할 수 있는 모든 Signal을 사용하여 코드 를 완성시켰다. 또한, 주어진 Diagram과 RTL Viewer를 관찰해가면서 하나씩 연결해 나가 는 과정을 거쳐서 다음과 같은 코드를 완성시켰다. 다음으로 Simulation을 할 때 역시 많 은 어려움이 있었다. 일단 저장하는 것까지 Simulation이 되는 것까지도 많은 시행착오가 있었고, 여러 번의 Simulation을 통해 이를 해결할 수 있었다.

### 4. Discussion

- → 마찬가지로 더하는 과정에서도 많은 시행착오가 있었는데, 특히 M[2]를 더하는 과정에서 여러 시행착오를 겪게 되었다. M[1]이 더해지는 것까진 되었지만, 이 다음인 M[2]를 더하지 못하였다. 결국 이는 Clock과 ac\_load의 관계를 명확하게 파악하지 못하면서 M[1]과 ac가 더해진 값을 저장해주지 않고 넘어가면서 생긴 문제라는 것을 알 수 있었고, 이를 해결 할 수 있었다.
- → 이번 Simulation은 이해하는 것부터 시작해서 코드를 짜고 Simulation을 돌리기 까지 많은 어려움이 있었고, 이를 해결하기 위해서 많은 시간이 걸려서 어려웠다. 하지만, 이를 해결할 때마다 뿌듯함도 느낄 수 있었던 실습이었다.